2022年计算机组成原理模拟

本试卷为2022年计算机组成原理模拟,题目包括:单项选择题。

本卷包括如下题型:

一、单项选择题

计算机组成原理模拟

一、单项选择题 (共50题,每题2分,共计100分)

(  B  )
1、堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP指示的栈顶单元。如果进栈操作的动作顺序是(A)→MSP,(SP)-1→SP。那么出栈操作的动作顺序应为。( )
A、(MSP)→A,(SP)+1→SP
B、(SP)+1→SP,(MSP)→A
C、(SP-1)→SP,(MSP)→A
D、(MSP)→A, (SP)-1→SP
(  B  )
2、寄存器间接寻址方式中,操作数处在( )。
A、通用寄存器
B、内存单元
C、程序计数器
D、堆栈
(  C  )
3、在单级中断系统中,CPU一旦响应中断,则立即关闭什么标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰( )
A、中断允许
B、中断请求
C、中断屏蔽
D、中断响应
(  C  )
4、若浮点数用补码表示,则判断运算结果是否为规格化数的方法是( )
A、阶符与数符相同
B、阶符与数符相异
C、数符与尾数小数点后第1位数字相异
D、数符与尾数小数点后第1位数字相同
(  A  )
5、某机器字长8位,采用定点整数表示,符号位占1位,尾数占7位,则可表示的最大正整数为( )
A、+(27-1)
B、–(1-2-8)
C、+(26-1)
D、–(2-7-1)
(  D  )
6、某SRAM芯片,其存储容量为512×8位,包括电源线和接地线,该芯片引出线的最小数目应为( )
A、23
B、25
C、50
D、19
(  B  )
7、计算机系统的输入输出接口是什么之间的交接界面( )
A、CPU与存储器
B、主机与外围设备
C、存储器与外围设备
D、CPU与系统总线
(  A  )
8、优盘是一种电可擦除、可重写的( )存储器。
A、非易失性
B、易失性
C、只读性
D、磁介质性
(  A  )
9、在计数器定时查询方式下,若计数从0开始,则
A、设备号小的优先级高
B、各位优先级一样高
C、设备号大的优先级高
D、视具体情况而定
(  C  )
10、CISC是( )的简称
A、精简指令系统计算机
B、大规模集成电路
C、复杂指令计算机
D、超大规模集成电路
(  A  )
11、若 x=1011,则[x]补=()。
A、01011
B、1011
C、0101
D、10101
(  C  )
12、早期的硬件乘法器设计中,为了节省器件,通常采用“移位和加法相结合”的方式,具体算法是() 。
A、串行右移,串行加法
B、串行左移,并行加法
C、串行右移,并行加法
D、串行左移,串行加法
(  B  )
13、假定下列字符码中有奇偶校验位,但没有数据错误,采用奇校校验的字符码是__。
A、11001111
B、11010110
C、11000101
D、11001001
(  B  )
14、LU 可以实现__种算、逻运算操作
A、16
B、32
C、8
D、4
(  C  )
15、K字节的连续存储空间,起始地址是:4000H,则末地址是______。
A、40FFH
B、47FFH
C、43FFH
D、4400H
(  A  )
16、某存储空间起始地址为1000H,终止地址为13FFH,那么它共占____字节的存储空间.
A、1K
B、2K
C、3K
D、4K
(  C  )
17、计算机中的存储单元是指______。(答案不确定)
A、存放一个二进制信息位的存贮元
B、存放一个机器字的所有存贮元集合
C、存放一个字节的所有存贮元集合
D、存放两个字节的所有存贮元集合;
(  C  )
18、虚拟存储器的存储管理主要由( )来实现。
A、软件
B、硬件
C、软件与硬件结合
D、软件、硬件与人工三者相结合完成
(  C  )
19、相联存储器是按( )进行寻址的存储器。
A、地址指定方式
B、堆栈存储方式
C、内容指定方式
D、队列存储方式
(  B  )
20、直接寻址方式中,操作数处在( )。
A、通用寄存器
B、主存单元
C、指令中
D、堆栈
(  C  )
21、采用变址寻址可以扩大寻址范国,且( )。
A、变址寄存器的内容由用户确定在程序执行过程中不能改变
B、变址寄存器的内容由操作系统确定,在程序执行过程中不能改变
C、变址寄存器的内容由用户确定,在程序执行过程中可以改变
D、变址寄存器的内容由操作系统确定,在程序执行过程中可以改变
(  B  )
22、全部的计算机应该由什么组成?( ).
A、运算器,存储器和控制器
B、硬件和软件系统
C、主机和外设
D、主机和程序
(  B  )
23、DMA方式______。
A、既然能用于高速外围设备的信息传送,也就能代替中断方式;
B、不能取代中断方式;
C、也能向CPU请求中断处理数据传送;
D、内无中断机制。
(  C  )
24、CPU响应中断的时间是___。
A、中断源提出请求;
B、取指周期结束;
C、执行周期结束;
D、间址周期结束。
(  C  )
25、变址寻址方式中,存放操作数的地址是( )。
A、基址寄存器内容加上形式地址(偏移量)
B、程序计数器内容加上偏移量
C、变址寄存器内容(偏移量)加上形式地址(基准值)
D、寄存器内容加上偏移量
(  D  )
26、微地址是指微指令( )。
A、在主存的存储位置
B、在堆栈的存储位置
C、在磁盘的存储位置
D、在控制存储器的存储位置
(  B  )
27、在集中式总线仲裁中,( )方式响应时间最快。
A、计数器定时查询
B、独立请求
C、菊花链
D、都不是
(  D  )
28、从计算机元器件的角度看,以晶体管及其集成电路为主的计算机属于( )时代?
A、机械
B、电气
C、电子
D、微电子
(  A  )
29、在I/O过程控制方式中,有多设备、多批次数据传送时,( )方式下CPU的负担最重。
A、程序查询
B、程序中断
C、DMA
D、通道
(  A  )
30、某寄存器中的数据是否为指令码,只有CPU的( )才能识别它。
A、指令译码器
B、判断程序
C、微指令
D、时序信号
(  C  )
31、在显卡中,显存属于().
A、主存储器
B、辅助存储器
C、高速缓冲存储器
D、控制存储器
(  D  )
32、计算机系统中的存贮器系统是指
A、RAM存贮器
B、ROM存贮器
C、主存贮器
D、cache、主存贮器和外存贮器
(  B  )
33、下列叙述中( )是正确的。
A、控制器产生的所有控制信号称为微指令
B、微程序控制器比硬连线控制器更加灵活
C、微处理器的程序称为微程序
D、指令就是微指令
(  A  )
34、“总线忙”信号由( )建立。
A、获得总线控制权的设备
B、发出“总线请求”的设备
C、总线控制器
D、CPU
(  A  )
35、( )不是发生中断请求的条件。
A、一条指令执行结束
B、一次I/O操作结束
C、机器内部发生故障
D、一次DMA操作结束
(  C  )
36、微型机系统中,主机和高速硬盘进行数据交换一般采用_____方式。
A、程序查询
B、程序中断
C、DMA
D、I/O方式
(  C  )
37、寄存器间接寻址方式中,操作数在___中。
A、通用寄存器
B、堆栈
C、主存单元
D、存储器
(  A  )
38、当[x]反=1.1111时,对应的真值是。
A、-0
B、-15/16
C、-1/16
D、-6/16
(  A  )
39、下列数中最小的数为。
A、(101001)二
B、(52)八
C、(2B)十六
D、(45)十
(  B  )
40、描述多媒体CPU基本概念中正确表述的句子是。( )
A、多媒体CPU是带有MMX技术的处理器
B、多媒体CPU是非流水线结构
C、MMX指令集是一种单指令流单数据流的串行处理指令
D、多媒体CPU一定是 CISC机器
(  C  )
41、在什么类型的微型计算机系统中,外设可以和主存储器单元统一编址,因此可以不用I/O指令。( )
A、单总线
B、双总线
C、三总线
D、多总线
(  C  )
42、有些计算机将一部分软件永恒地存于只读存储器中,称之为__________ 。
A、硬件
B、软件
C、固件
D、辅助存储器
(  A  )
43、一般实现主存和Cache之间地址映象的机构,要求是( )。
A、必须完全由硬件实现
B、必须由软件为主配合硬件
C、必须由硬件为主配合软件
D、必须完全由软件实现
(  C  )
44、如果操作数包含在当前指令中,则该操作数的寻址方式为( )。
A、指令寻址
B、直接寻址
C、立即寻址
D、绝对寻址
(  A  )
45、存储器的存取时间指的是( )。
A、从启动一次存储器操作到完成该操作所经历的时间。
B、存储器的读出时间
C、存储器的写入时间
D、连续启动两次读操作所需间隔的最小时间
(  D  )
46、某CPU字长为32位,则该机型能够处理的最大整数为 ( )。
A、216-1
B、231-1
C、232-1
D、数据范围与机器字长无关
(  B  )
47、在常用磁盘中,( )。
A、外圈磁道容量大于内圈磁道容量
B、各磁道容量相同
C、各磁道容量由用户决定
D、内圈磁道容量大于外圈磁道容量
(  A  )
48、处理外部设备不定时出现的输入输出操作,最合适的控制方式是( )。
A、中断
B、DMA
C、程序查询
D、外部处理机
(  B  )
49、为了减少图像信息占用的存储空间,将图像信息经变换和量化等方法进行高效编码的技术称为图像的( )。
A、转存
B、压缩
C、精简
D、集成
(  D  )
50、微型计算机中控制总线提供的完整信息息( )
A、存储器和I/0设备的地址码
B、所有存储器和I/0设备的时序信号和控制信号
C、来自I/0设备和存储器的响应信号
D、上述B、C两项