计算机组成原理

本试卷为计算机组成原理,题目包括:单项选择题。

本卷包括如下题型:

一、单项选择题

计算机组成原理

一、单项选择题 (共50题,每题2分,共计100分)

(  B  )
1、堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP指示的栈顶单元。如果进栈操作的动作顺序是(A)→MSP,(SP)-1→SP。那么出栈操作的动作顺序应为。( )
A、(MSP)→A,(SP)+1→SP
B、(SP)+1→SP,(MSP)→A
C、(SP-1)→SP,(MSP)→A
D、(MSP)→A, (SP)-1→SP
(  A  )
2、当采用什么方法对设备进行编址情况下,不需要专门的I/O指令组。( )
A、统一编址法
B、单独编址法
C、两者都是
D、两者都不是
(  C  )
3、变址寻址方式中,操作数的有效地址是___ ___。
A、基址寄存器内容加上形式地址
B、程序计数器内容加上形式地址
C、变址寄存器内容加上形式地址
D、堆栈指示器内容加上形式地址
(  A  )
4、在寄存器间接寻址方式中,操作数是从 。
A、主存储器中读出
B、寄存器中读出
C、磁盘中读出
D、CPU中读出
(  D  )
5、计算机系统中的存储器系统是指( )。
A、RAM存储器
B、ROM存储器
C、主存储器
D、主存储器和外存储器
(  C  )
6、某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为( )。
A、8,512
B、512,8
C、18,8
D、19,8
(  A  )
7、主存储器和CPU之间增加cache的目的是( )
A、解决CPU和主存之间的速度匹配问题
B、扩大主存储器的容量
C、扩大CPU中通用寄存器的数量
D、即扩大主存容量又扩大CPU通用寄存器数量
(  A  )
8、采用串行接口进行7位ASCII码传送,带有1位奇校验位、1位起始位和1位停止位,当波特率为9600波特时,字符传送率为( )
A、960
B、873
C、1371
D、480
(  B  )
9、显示器的主要参数之一是分辨率,其含义是( )
A、显示屏幕的水平和垂直扫描频率
B、显示屏幕上光栅的行数和列数
C、可显示不同颜色的总数
D、同一幅画面允许显示不同颜色的最大数目
(  C  )
10、在单级中断系统中,CPU一旦响应中断,则立即关闭什么标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰( )
A、中断允许
B、中断请求
C、中断屏蔽
D、中断响应
(  D  )
11、若磁盘的转速提高一倍,则( )
A、平均存取时间减半
B、平均找道时间减半
C、存储密度提高一倍
D、平均定位时间不变
(  D  )
12、机器字长为8位,则补码可表示的整数范围为( )
A、-127~+127
B、-2-127~+2-127
C、2-128~2+127
D、-128~+127
(  A  )
13、在cache的地址映射中,若主存中的任意一块可映射到cache内的任意一块的位置上,则这种方法称为( )
A、全相联映射
B、直接映射
C、组相联映射
D、混合映射
(  C  )
14、就取得操作数的速度而言,下列寻址方式中速度最慢的是( )
A、直接寻址
B、立即寻址
C、间接寻址
D、寄存器寻址
(  B  )
15、下列数中最小的数是
A、11011001B
B、75D
C、D9H
D、2A7H
(  B  )
16、下列只读存储器中,可紫外线擦除数据的是
A、PROM
B、EPROM
C、Flash Memory
D、E2PROM
(  A  )
17、若一个为 R 进制的数,使它的小数点向左移一位,那么它的数值是()
A、缩小到 1/R
B、缩小 2 倍
C、扩大到 R 倍
D、扩大到 2 倍
(  A  )
18、浮点数的运算精度取决于()
A、尾数的位数
B、阶码的位数
C、尾数
D、阶码
(  D  )
19、存储周期是指。
A、存储器的读出时间
B、存储器的写人时间
C、存储器进行连续写操作所允许的最短时间间隔
D、存储器进行连续两次读操作所允许的最短时间间隔
(  C  )
20、在ROM存储器中必须有( )电路。
A、数据写入
B、再生
C、地址译码
D、刷新
(  B  )
21、高速缓冲存储器从存储原理上看属于____。
A、ROM
B、RAM
C、硬盘
D、以上都不是
(  D  )
22、为了缩短指令中某个地址段的位数,有效的方法是采取( )。
A、立即寻址
B、变址寻址
C、间接寻址
D、寄存器寻址
(  A  )
23、在存储器堆栈中,若栈底地址为A,SP指针初值为A-1,当堆栈采用从地址小的位置向地址大的位置生成时,弹出操作应是( )。
A、先从堆栈取出数据,然后SP指针减1
B、先从堆栈取出数据,然后SP指针加1
C、SP指针先加1,然后从堆栈取出数据
D、SP指针先减1,然后从堆栈取出数据
(  B  )
24、今天被广泛使用的计算机系统的体系结构是( ).计算机模型
A、智能的
B、冯诺伊曼
C、实时处理
D、并行
(  D  )
25、计算机的外围设备是指______。
A、输入/输出设备
B、外存储器
C、远程通信设备
D、除了CPU 和内存以外的其它设备
(  A  )
26、直接寻址的无条件转移指令功能是将指令中的地址码送入___。
A、PC;
B、地址寄存器;
C、累加器;
D、ALU。
(  C  )
27、计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用___控制方式。
A、延长机器周期内节拍数的;
B、异步;
C、中央与局部控制相结合的;
D、同步;
(  B  )
28、微程序放在___中。
A、存储器控制器;
B、控制存储器;
C、主存储器;
D、Cache。
(  D  )
29、总线宽度决定于( )。
A、控制线的位宽
B、地址线的位宽
C、数据线的位宽
D、以上位宽之和
(  D  )
30、CPU中有若干寄存器,其中,暂存数据和指令的寄存器是( )。
A、地址寄存器
B、程序计数器
C、数据寄存器
D、指令寄存器
(  A  )
31、微程序控制器中,机器指令与微指令之间的关系是( )。
A、用若干条微指令实现一条机器指令
B、用若干条机器指令实现一条微指令
C、用一条微指令实现一条机器指令
D、用一条机器指令实现一条微指令
(  A  )
32、计算机主机由(  )组成
A、运算器、存储器和控制器
B、运算器和控制器
C、输入设备和输出设备
D、存储器和控制器
(  B  )
33、下列描述中(  ) 是正确的
A、控制器能理解、解释并执行所有的指令及存储结果
B、一台计算机包括输入、输出、控制、存储及算逻运算五个单元
C、所有的数据运算都在CPU的控制器中完成
D、以上答案都正确
(  C  )
34、在定点运算器中,无论采用双符号位还是单符号位,必须有
A、译码电路
B、编码电路
C、溢出判断电路
D、移位电路
(  A  )
35、不同信号在同一条信号线上分时传输的方式称为( )。
A、总线复用方式
B、并串行传输方式
C、并行传输方式
D、串行传输方式
(  C  )
36、总线中地址线的作用是( )。
A、只用于选择存储器单元
B、由设备向主机提供地址
C、用于选择指定存储器单元和I/O设备接口电路的地址
D、即传送地址又传送数据
(  A  )
37、( )不是发生中断请求的条件。
A、一条指令执行结束
B、一次I/O操作结束
C、机器内部发生故障
D、一次DMA操作结束
(  D  )
38、计算机系统中的存储系统是指。
A、RAM存储器
B、ROM存储器
C、主存
D、主存和辅存
(  A  )
39、主机与设备传送数据时,采用_____,主机与设备是串行工作的。
A、程序查询方式
B、中断方式
C、DMA方式
D、I/O方式
(  A  )
40、直接寻址的无条件转移指令功能是将指令中的地址码送入。
A、PC
B、地址寄存器
C、累加器
D、指令寄存器
(  A  )
41、CPU响应中断的时间是。
A、一条指令执行结束
B、外设提出中断
C、取指周期结束
D、外设工作完成后
(  C  )
42、下列数中最小的数是。 ( )
A、(1101001)2
B、(52)8
C、(133)8
D、(30)16
(  D  )
43、PCI总线的基本传输机制是。 ( )
A、串行传输
B、并行传输
C、DMA式传输
D、猝发式传输
(  C  )
44、在CPU中跟踪指令后继地址的寄存器是( )。
A、MAR
B、IR
C、PC
D、MDR
(  B  )
45、存储字长是指( )。
A、存放在一个存储单元中的二进制代码组合
B、存放在一个存储单元中的二进制代码位数
C、存储单元的个数
D、机器指令的位数
(  A  )
46、在主存和 CPU之间增加 Cache 的目的是下面哪项。
A、解决 CPU和主存之间的速度不匹配的问题
B、增加 CPU中通用寄存器的数量
C、代替 CPU中的寄存器工作
D、扩大主存的容量
(  A  )
47、若二进制数为10110.101,则相应的十进制数为( )。
A、22.625
B、22.105
C、21.5
D、21.125
(  B  )
48、在常用磁盘中,( )。
A、外圈磁道容量大于内圈磁道容量
B、各磁道容量相同
C、各磁道容量由用户决定
D、内圈磁道容量大于外圈磁道容量
(  A  )
49、设计算机的字长是16位,有3个4位的地址码,三地址指令的操作码的编码范围为( )。
A、0000~1110
B、11110000~11111110
C、1111 1111 0000~1111 1111 1110
D、1111 1111 1111 0000~1111 1111 1111 1111
(  D  )
50、微型计算机中控制总线提供的完整信息息( )
A、存储器和I/0设备的地址码
B、所有存储器和I/0设备的时序信号和控制信号
C、来自I/0设备和存储器的响应信号
D、上述B、C两项