2023年计算机组成原理精选样卷

本试卷为2023年计算机组成原理精选样卷,题目包括:单项选择题。

本卷包括如下题型:

一、单项选择题

计算机组成原理精选样卷

一、单项选择题 (共50题,每题2分,共计100分)

(  C  )
1、某存储器芯片的存储容量为8K×12位,则它的地址线为。( )
A、11
B、12
C、13
D、14
(  B  )
2、在CPU中跟踪指令后继地址的寄存器是______ 。
A、主存地址寄存器
B、程序计数器
C、指令寄存器
D、状态条件寄存器
(  C  )
3、在程序的执行过程中,Cache与主存的地址映射是由 。
A、操作系统来管理的
B、程序员来调度的
C、由硬件自动完成的
D、用户软件完成
(  B  )
4、虚拟存储器管理系统的基础是程序的局部性原理,因此虚拟存储器的目的是为了给每个用户提供比主存容量 编程空间。
A、小得多的逻辑
B、大得多的逻辑
C、小得多的物理
D、大得多的物理
(  C  )
5、浮点数的表示范围和精度取决于______ 。
A、阶码的位数和尾数的机器数形式
B、阶码的机器数形式和尾数的位数
C、阶码的位数和尾数的位数
D、阶码的机器数形式和尾数的机器数形式。
(  B  )
6、微程序控制器中,机器指令与微指令的关系是( )。
A、每一条机器指令由一条微指令来执行
B、每一条机器指令由一段用微指令编成的微程序来解释执行
C、一段机器指令组成的程序可由一条微指令来执行
D、一条微指令由若干条机器指令组成
(  C  )
7、中央处理器是指( )
A、运算器
B、控制器
C、运算器和控制器
D、运算器,控制器和主存储器
(  C  )
8、在单处理器系统中,总线大致分为( )
A、系统总线,内存总线和I/O总线
B、数据总线,地址总线和控制总线
C、内部总线,系统总线和I/O总线
D、ISA总线,VESA总线和PCI总线
(  D  )
9、某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为( )
A、64,16
B、16,64
C、64,8
D、16,16
(  B  )
10、运算器中有许多部件组成,但核心部分是( )
A、数据总线
B、算术逻辑运算单元
C、多路开关
D、通用寄存器
(  D  )
11、下列说法正确的是( )
A、多模块交叉存储器主要解决扩充容量问题
B、cache与主存统一编址
C、主存都是由易失性的RAM组成的
D、cache的功能全部由硬件实现
(  A  )
12、冯•诺依曼计算机的基本思想主要是指
A、二进制编码和存储程序控制
B、二进制数和存储器
C、CPU和存储器
D、存储器和输入输出设备
(  C  )
13、用以指定待执行指令所在地址的是
A、指令寄存器
B、数据计数器
C、程序计数器
D、累加器
(  C  )
14、中断向量可提供
A、被选中设备的地址
B、传送数据的起始地址
C、中断服务程序入口地址
D、主程序的断点地址
(  B  )
15、SRAM是一种
A、动态RAM
B、静态RAM
C、动态ROM
D、静态ROM
(  A  )
16、若 x=1011,则[x]补=()。
A、01011
B、1011
C、0101
D、10101
(  D  )
17、在机器数___中,零的表示形式是唯一的。
A、原码
B、反码
C、都不是
D、补码
(  C  )
18、早期的硬件乘法器设计中,为了节省器件,通常采用“移位和加法相结合”的方式,具体算法是() 。
A、串行右移,串行加法
B、串行左移,并行加法
C、串行右移,并行加法
D、串行左移,串行加法
(  D  )
19、两补码数相加采用 1 位符号位;当()时,表示结果溢出。
A、符号位有进位
B、符号位进位和最高数位进位异或结果为 0
C、符号位为 1
D、符号位进位和最高数位进位异或结果为 1
(  B  )
20、LU 是一个()位的算术/逻辑运算芯片。
A、4
B、8
C、16
D、32
(  A  )
21、K字节的连续存储空间,起始地址是:8000H,则末地址是______。(答案不确定)
A、80FFH
B、87FFH
C、83FFH
D、8800H
(  D  )
22、在多级存储体系中,“cache——主存”结构的作用是解决( )的问题。
A、主存容量不足
B、主存与辅存速度不匹配
C、辅存与CPU速度不匹配
D、主存与CPU速度不匹配
(  A  )
23、微机中,通常内存数据的存取是按照____进行寻址的。
A、地址指定方式
B、堆栈存取方式
C、内容指定方式
D、计数器方式
(  C  )
24、计算机中的存储单元是指______。(答案不确定)
A、存放一个二进制信息位的存贮元
B、存放一个机器字的所有存贮元集合
C、存放一个字节的所有存贮元集合
D、存放两个字节的所有存贮元集合;
(  D  )
25、EEPROM的含义是
A、只读存储器
B、可檫可编程的随机存取存储器
C、可檫可编程的只读存储器
D、电可檫可编程的只读存储器
(  A  )
26、The operating system is appeared in ( ).
A、the 3rd generation computers
B、the 2nd generation computers
C、the 4th generation computers
D、the 1st generation computers
(  B  )
27、DMA方式______。
A、既然能用于高速外围设备的信息传送,也就能代替中断方式;
B、不能取代中断方式;
C、也能向CPU请求中断处理数据传送;
D、内无中断机制。
(  B  )
28、CPU通过___启动通道。
A、执行通道命令;
B、执行I/O指令;
C、发出中断请求;
D、程序查询。
(  C  )
29、当定点运算发生溢出时,应___。
A、向左规格化;
B、向右规格化;
C、发出出错信息;
D、舍入处理。
(  D  )
30、微地址是指微指令( )。
A、在主存的存储位置
B、在堆栈的存储位置
C、在磁盘的存储位置
D、在控制存储器的存储位置
(  D  )
31、“总线忙”信号由( )建立。
A、CPU
B、发出“总线请求”的设备
C、总线控制器
D、获得总线控制权的设备
(  A  )
32、人类在长期的劳动中建立了自己的知识体系,并开发和创造了工具,用于扩展和延伸人类自身的功能。其中,机械工具用来扩展( )功能。
A、肢体
B、感官
C、大脑
D、消化
(  C  )
33、在机器数的几种代码表示形式中,( )最能够简化运算器的复杂结构。
A、原码
B、反码
C、补码
D、移码
(  B  )
34、总线通信中的同步控制是( ))。
A、只适合于CPU控制的方式
B、由统一时序控制的方式;
C、只适合于外围设备控制的方式
D、只适合于主存。
(  B  )
35、通道对CPU的请求形式是( )。
A、自陷
B、中断
C、通道命令
D、跳转指令
(  D  )
36、存放欲执行指令的寄存器是。
A、MAE
B、PC
C、MDR
D、IR
(  C  )
37、总线复用方式可以 。
A、提高总线的传输带宽
B、增加总线的功能
C、减少总线中信号线的数量
D、避免出错
(  B  )
38、在独立请求方式下,若有N个设备,则 。
A、有一个总线请求信号和一个总线响应信号
B、有N个总线请求信号和N个总线响应信号
C、有一个总线请求信号和N个总线响应信号
D、无法判断
(  C  )
39、程序计数器 PC在下面哪项部件中。
A、运算器
B、存储器
C、控制器
D、I/O 接口
(  C  )
40、计算机的算术逻辑单元和控制单元合称为( )。
A、ALU
B、UP
C、CPU
D、CAD
(  B  )
41、存储单元是指( )。
A、存放一个字节的所有存储元集合
B、存放一个存储字的所有存储元集合
C、存放一个二进制信息位的存储元集合
D、存放一条指令的存储元集合
(  B  )
42、电子计算机问世至今,新型机器不断推陈出新,不管怎么更新,依然具有“存储程序"的特点,最早提出这种概念的是_______。
A、巴贝奇(CharlesBabage)
B、冯·诺伊曼(,onNeumann)
C、帕斯卡(Blaise Pascal)
D、贝尔(Bell)
(  A  )
43、以下说法错的是( )。
A、指令系统是一台机器所有软件的全体集合
B、任何程序运行前都要先转化为机器语言程序
C、指令系统和软件设计有关也与硬件设计有关
D、指令系统在某种意义上,反映一台机器硬件的性能
(  C  )
44、计算机显示一个48*48点阵的汉字需( )字节的存储空间。
A、72
B、114
C、288
D、576
(  C  )
45、一些DRAM芯片把地址信号分两次传送的主要目的是( )。
A、提高访问速度
B、增加存储空间
C、减少信号衰减程度
D、减少地址引脚数量
(  B  )
46、一个1MB×8位的DRAM芯片,其地址线和数据线总和最少为( )。
A、8
B、18
C、28
D、64
(  D  )
47、Intel Pentium CPU是( )位微处理器。
A、64
B、48
C、16
D、32
(  C  )
48、地址线可直接访问的内存寻址范围为 ( )。
A、4MB
B、32MB
C、4GB
D、32GB
(  D  )
49、对于静态RAM来说,以下正确的说法是( )。
A、需集中刷新
B、需异步刷新
C、需透明刷新
D、无需刷新
(  B  )
50、用于汉字信息输出的编码为( )。
A、区位码
B、字型码
C、国标码
D、ASCII码