我可以使用 FPGA 的差分 I/O 引脚作为高速比较器吗?

电器工程 FPGA 赛灵思 比较器 微分 电压参考
2022-01-22 02:40:54

高速比较器相当昂贵,而速度是 FPGA 非常擅长的。另一方面,FPGA(在我的例子中:XC3S400)在每个组中都有成对的差分引脚,它们的电压被比较(至少我这么认为!)。它们还具有可用作比较器的单端标准的Vref 。

我想知道我是否可以将这些差分 I/O 对引脚用作比较器 - 如果可以的话 - 我应该怎么做(我应该连接一个 vref 并使用单端标准还是简单地将两个电压连接到差分 I/O 引脚?)

版:我试过了,效果很好!!!

1个回答

是的你可以。有一些应用笔记将 FPGA 内的差分对用作低成本 ADC。

有一个很好的文档描述了这个,您可以将其用于您的设计:

采用无源模拟元件的 Sigma-Delta ADC 的数字实现分析